2017年9月11日,上海大学微电子中心5名研究生去往苏州参加为期6天(2017年9月12日至2017年9月17日)的"智能芯片设计与验证技术"高级研修班,此次研修班是由中国科学院计算技术研究所苏州分所(即苏州中科集成电路设计中心、苏州市中科职业培训学校)承办的人社部高级研修班。参加此次研修班的5名研究生分别为高文凯、贾石、张健、黄璐益和李丽敏。
参加此次研修班的5名研究生
第一天上午,赛迪顾问副总裁李珂老师向学员介绍了"集成电路产业及智能芯片现状与趋势"。通过李珂老师的讲解,同学们了解到从发展趋势看,以移动互联网、三网融合、物联网、云计算、智能电网、新能源汽车为代表的战略性新兴产业快速发展,成为推动集成电路产业更快发展的新一轮动力。下午,寒武纪公司研究院院长杜子东老师向学员介绍了"Deep Learning Processors(深度学习处理器)"。杜子东老师的讲解使同学们了解到,提到智能时代,就必须提到人工神经网络,也就是大家常说的深度学习技术。它很好地借鉴了大脑的一些工作机理,因此被公认为最重要的一类的智能技术。深度学习在智能处理器的多个子领域获得了广泛应用。例如图像识别。当然也包括了人脸识别,已经在刷脸支付等场景下得到了应用。
此次研修班的举办人员和全部研修人员
第二天到第四天的课程,是陈老师主讲的"数字前端的设计与验证",同学们分别学习了verilog基本语法,利用verilog进行设计,VCS验证,DC工具的使用,DC约束的基本写法,形式验证基础,异步电路设计的方法以及APB、AHB和AXI总线协议等内容。 最后两天的课程是张老师主讲的"System Verilog Verification with UVM-1.2",同学们分别学习了验证的职责、目标,UVM的发展历史、在芯片设计中起的重要作用,UVM的树形结构,UVM的phase、objection、sequence,UVM的factory、callback、regmodel以及如何使用UVM搭建tb及其用例书写等内容。
研修班课堂
通过六天的学习,同学们了解到了国内外芯片产业现状与发张趋势以及智能芯片相关前沿技术,掌握了RTL设计与综合,学习了系统级芯片开发,并接触了System Verilog和UVM验证。同学们的专业知识又得到了巩固和发展,对未来从事集成电路开发行业充满了信心。此次研修人员修完规定课程,经考核合格后,颁发人力资源和社会保障部《专业技术人才知识更新工程高级研修项目结业证书》。
|